Home
last modified time | relevance | path

Searched refs:XSPI_CCR_DMODE_2 (Results 1 – 19 of 19) sorted by relevance

/hal_stm32-3.6.0/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_hal_xspi.h661 #define HAL_XSPI_DATA_8_LINES ((uint32_t)XSPI_CCR_DMODE_2) /*!…
663 #define HAL_XSPI_DATA_16_LINES ((uint32_t)(XSPI_CCR_DMODE_0 | XSPI_CCR_DMODE_2)) /*!…
/hal_stm32-3.6.0/stm32cube/stm32h5xx/drivers/include/
Dstm32h5xx_hal_xspi.h601 #define HAL_XSPI_DATA_8_LINES ((uint32_t)XSPI_CCR_DMODE_2) /*!…
/hal_stm32-3.6.0/stm32cube/stm32h5xx/drivers/src/
Dstm32h5xx_hal_xspi.c1101 WRITE_REG(hxspi->Instance->CCR, (pCmd->DQSMode | XSPI_CCR_DDTR | XSPI_CCR_DMODE_2 | in HAL_XSPI_HyperbusCmd()
/hal_stm32-3.6.0/stm32cube/stm32u5xx/drivers/src/
Dstm32u5xx_hal_xspi.c1234 WRITE_REG(hxspi->Instance->CCR, (pCmd->DQSMode | XSPI_CCR_DDTR | XSPI_CCR_DMODE_2 | in HAL_XSPI_HyperbusCmd()
/hal_stm32-3.6.0/stm32cube/stm32u5xx/soc/
Dstm32u5f7xx.h14535 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
14988 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
15399 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u595xx.h13037 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13490 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
13901 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5a5xx.h13486 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13939 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
14350 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u599xx.h16756 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
17209 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
17620 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5g7xx.h14984 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
15437 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
15848 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5a9xx.h17205 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
17658 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
18069 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5f9xx.h17661 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
18114 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
18525 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5g9xx.h18110 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
18563 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
18974 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u535xx.h11701 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
12120 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u545xx.h12101 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
12520 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u575xx.h12724 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13143 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u585xx.h13173 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13592 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
/hal_stm32-3.6.0/stm32cube/stm32h5xx/soc/
Dstm32h562xx.h11685 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
12097 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32h563xx.h13769 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
14181 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32h573xx.h14204 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
14616 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…