Home
last modified time | relevance | path

Searched refs:GTZC_CFGR2_RTC_Pos (Results 1 – 16 of 16) sorted by relevance

/hal_stm32-3.6.0/stm32cube/stm32l5xx/drivers/include/
Dstm32l5xx_hal_gtzc.h221 #define GTZC_PERIPH_RTC (GTZC_PERIPH_REG2 | GTZC_CFGR2_RTC_Pos)
/hal_stm32-3.6.0/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_hal_gtzc.h353 #define GTZC_PERIPH_RTC (GTZC2_PERIPH_REG2 | GTZC_CFGR2_RTC_Pos)
/hal_stm32-3.6.0/stm32cube/stm32l5xx/soc/
Dstm32l552xx.h16437 #define GTZC_CFGR2_RTC_Pos (19U) macro
16438 #define GTZC_CFGR2_RTC_Msk ( 0x01UL << GTZC_CFGR2_RTC_Pos )
16781 #define GTZC_TZIC_IER2_RTCIE_Pos GTZC_CFGR2_RTC_Pos
16921 #define GTZC_TZIC_SR2_RTCF_Pos GTZC_CFGR2_RTC_Pos
17061 #define GTZC_TZIC_FCR2_RTCFC_Pos GTZC_CFGR2_RTC_Pos
Dstm32l562xx.h17178 #define GTZC_CFGR2_RTC_Pos (19U) macro
17179 #define GTZC_CFGR2_RTC_Msk ( 0x01UL << GTZC_CFGR2_RTC_Pos )
17536 #define GTZC_TZIC_IER2_RTCIE_Pos GTZC_CFGR2_RTC_Pos
17682 #define GTZC_TZIC_SR2_RTCF_Pos GTZC_CFGR2_RTC_Pos
17828 #define GTZC_TZIC_FCR2_RTCFC_Pos GTZC_CFGR2_RTC_Pos
/hal_stm32-3.6.0/stm32cube/stm32u5xx/soc/
Dstm32u535xx.h17988 #define GTZC_CFGR2_RTC_Pos (1U) macro
17989 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
18378 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
18540 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
18700 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u545xx.h18548 #define GTZC_CFGR2_RTC_Pos (1U) macro
18549 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
18958 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
19128 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
19296 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u575xx.h19573 #define GTZC_CFGR2_RTC_Pos (1U) macro
19574 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
20019 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
20205 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
20391 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5f7xx.h22369 #define GTZC_CFGR2_RTC_Pos (1U) macro
22370 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
22891 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
23109 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
23327 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u595xx.h20760 #define GTZC_CFGR2_RTC_Pos (1U) macro
20761 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
21242 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
21444 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
21646 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5a5xx.h21380 #define GTZC_CFGR2_RTC_Pos (1U) macro
21381 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
21884 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
22096 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
22308 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u585xx.h20193 #define GTZC_CFGR2_RTC_Pos (1U) macro
20194 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
20661 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
20857 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
21053 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u599xx.h24544 #define GTZC_CFGR2_RTC_Pos (1U) macro
24545 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
25056 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
25268 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
25480 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5g7xx.h22989 #define GTZC_CFGR2_RTC_Pos (1U) macro
22990 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
23533 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
23761 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
23989 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5a9xx.h25164 #define GTZC_CFGR2_RTC_Pos (1U) macro
25165 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
25698 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
25920 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
26142 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5f9xx.h25512 #define GTZC_CFGR2_RTC_Pos (1U) macro
25513 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
26040 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
26260 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
26480 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5g9xx.h26132 #define GTZC_CFGR2_RTC_Pos (1U) macro
26133 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
26682 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
26912 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
27142 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos