Home
last modified time | relevance | path

Searched refs:GPIO_SECCFGR_SEC5_Pos (Results 1 – 25 of 38) sorted by relevance

12

/hal_stm32-3.4.0/stm32cube/stm32h5xx/soc/
Dstm32h503xx.h6887 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
6888 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32h562xx.h9432 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
9433 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32h563xx.h11516 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
11517 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32h573xx.h11927 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
11928 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
/hal_stm32-3.4.0/stm32cube/stm32l5xx/soc/
Dstm32l552xx.h8714 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
8715 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020 */
Dstm32l562xx.h9046 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
9047 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020 */
/hal_stm32-3.4.0/stm32cube/stm32u5xx/soc/
Dstm32u535xx.h8774 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
8775 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u545xx.h9174 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
9175 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u575xx.h9796 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
9797 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u585xx.h10245 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
10246 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u5a5xx.h10553 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
10554 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u595xx.h10104 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
10105 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u599xx.h13541 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
13542 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32u5a9xx.h13990 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
13991 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
/hal_stm32-3.4.0/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_cm4.h19705 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19706 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151axx_ca7.h19739 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19740 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151axx_cm4.h19705 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19706 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151cxx_ca7.h19936 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19937 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151cxx_cm4.h19902 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19903 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151fxx_cm4.h19902 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19903 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151fxx_ca7.h19936 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19937 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp151dxx_ca7.h19739 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
19740 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp153cxx_ca7.h21487 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
21488 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp153axx_ca7.h21290 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
21291 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…
Dstm32mp153axx_cm4.h21256 #define GPIO_SECCFGR_SEC5_Pos (5U) macro
21257 #define GPIO_SECCFGR_SEC5_Msk (0x1UL << GPIO_SECCFGR_SEC5_Pos) /*!< 0x00000020…

12