Home
last modified time | relevance | path

Searched refs:IPCC_C2CR_TXFIE (Results 1 – 25 of 38) sorted by relevance

12

/hal_stm32-2.7.6/stm32cube/stm32wbxx/drivers/include/
Dstm32wbxx_ll_ipcc.h206 SET_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE); in LL_C2_IPCC_EnableIT_TXF()
217 CLEAR_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE); in LL_C2_IPCC_DisableIT_TXF()
228 return ((READ_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE) == (IPCC_C2CR_TXFIE)) ? 1UL : 0UL); in LL_C2_IPCC_IsEnabledIT_TXF()
/hal_stm32-2.7.6/stm32cube/stm32wlxx/drivers/include/
Dstm32wlxx_ll_ipcc.h206 SET_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE); in LL_C2_IPCC_EnableIT_TXF()
217 CLEAR_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE); in LL_C2_IPCC_DisableIT_TXF()
228 return ((READ_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE) == (IPCC_C2CR_TXFIE)) ? 1UL : 0UL); in LL_C2_IPCC_IsEnabledIT_TXF()
Dstm32wlxx_hal_ipcc.h136 ((__HANDLE__)->Instance->C2CR |= IPCC_C2CR_TXFIE))
156 ((__HANDLE__)->Instance->C2CR &= ~IPCC_C2CR_TXFIE))
/hal_stm32-2.7.6/stm32cube/stm32mp1xx/drivers/include/
Dstm32mp1xx_ll_ipcc.h206 SET_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE); in LL_C2_IPCC_EnableIT_TXF()
217 CLEAR_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE); in LL_C2_IPCC_DisableIT_TXF()
228 return ((READ_BIT(IPCCx->C2CR, IPCC_C2CR_TXFIE) == (IPCC_C2CR_TXFIE)) ? 1UL : 0UL); in LL_C2_IPCC_IsEnabledIT_TXF()
Dstm32mp1xx_hal_ipcc.h135 ((__HANDLE__)->Instance->C2CR |= IPCC_C2CR_TXFIE))
155 ((__HANDLE__)->Instance->C2CR &= ~IPCC_C2CR_TXFIE))
/hal_stm32-2.7.6/stm32cube/stm32wlxx/soc/
Dstm32wl54xx.h9787 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32wl55xx.h9787 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
/hal_stm32-2.7.6/stm32cube/stm32wbxx/soc/
Dstm32wb50xx.h9888 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32wb30xx.h9884 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32wb35xx.h11331 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32wb55xx.h12236 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32wb5mxx.h12236 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
/hal_stm32-2.7.6/stm32cube/stm32wbxx/soc/Include/
Dstm32wb10xx.h9760 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32wb15xx.h9877 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
/hal_stm32-2.7.6/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_cm4.h21548 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151cxx_ca7.h21779 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151cxx_cm4.h21745 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151axx_ca7.h21582 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151axx_cm4.h21548 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151dxx_ca7.h21582 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151fxx_cm4.h21745 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp151fxx_ca7.h21779 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp157axx_cm4.h24337 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp153axx_ca7.h23146 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro
Dstm32mp157axx_ca7.h24371 #define IPCC_C2CR_TXFIE IPCC_C2CR_TXFIE_Msk /*!< Processor M0+ T… macro

12