Home
last modified time | relevance | path

Searched refs:_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (Results 1 – 25 of 29) sorted by relevance

12

/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_msc.h783 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
784 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b110f2048im64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b110f2048iq64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b120f2048gm64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b120f2048gq64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b110f2048gq64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b110f2048gm64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b120f2048im64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b120f2048iq64.h3036 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3037 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b310f2048gl112.h3042 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3043 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b310f2048gq100.h3042 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3043 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b320f2048gl112.h3042 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3043 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b320f2048gq100.h3042 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3043 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048gl120.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048gm64.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048gq100.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048gq64.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048il120.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048im64.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048iq100.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b510f2048iq64.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b520f2048gl120.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b520f2048gm64.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b520f2048gq100.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …
Defm32gg11b520f2048gq64.h3044 #define _MSC_RAMCTRL_RAM2CACHEEN_DEFAULT 0x00000000UL … macro
3045 #define MSC_RAMCTRL_RAM2CACHEEN_DEFAULT (_MSC_RAMCTRL_RAM2CACHEEN_DEFAULT << 16) …

12