Home
last modified time | relevance | path

Searched refs:_MSC_ADDRB_ADDRB_DEFAULT (Results 1 – 25 of 79) sorted by relevance

1234

/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32HG/Include/
Defm32hg_msc.h180 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode DEFAULT f… macro
181 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifted mode D…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32WG/Include/
Defm32wg_msc.h209 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode DEFAULT f… macro
210 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifted mode D…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32FG1P/Include/
Defr32fg1p_msc.h213 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode DEFAULT f… macro
214 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifted mode D…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32MG21/Include/
Defr32mg21_msc.h253 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
254 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32PG1B/Include/
Defm32pg1b_msc.h213 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode DEFAULT f… macro
214 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifted mode D…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32FG23/Include/
Defr32fg23_msc.h275 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
276 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32BG22/Include/
Defr32bg22_msc.h257 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
258 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32ZG23/Include/
Defr32zg23_msc.h275 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
276 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32BG27/Include/
Defr32bg27_msc.h271 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
272 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32BG13P/Include/
Defr32bg13p_msc.h227 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode DEF… macro
228 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifted …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32FG13P/Include/
Defr32fg13p_msc.h227 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode DEF… macro
228 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifted …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32MG12P/Include/
Defr32mg12p_msc.h241 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
242 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32MG29/Include/
Defr32mg29_msc.h279 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
280 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32BG29/Include/
Defr32bg29_msc.h279 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
280 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32JG12B/Include/
Defm32jg12b_msc.h241 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
242 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32PG12B/Include/
Defm32pg12b_msc.h241 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
242 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
/hal_silabs-latest/simplicity_sdk/platform/Device/SiliconLabs/EFR32MG24/Include/
Defr32mg24_msc.h287 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode D… macro
288 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shifte…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_msc.h273 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
274 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_msc.h274 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
275 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
Defm32gg12b530f512il120.h2414 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
2415 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
Defm32gg12b530f512im64.h2414 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
2415 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
Defm32gg12b530f512iq100.h2414 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
2415 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
Defm32gg12b530f512iq64.h2414 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
2415 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
Defm32gg12b530f512gq100.h2414 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
2415 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…
Defm32gg12b530f512gq64.h2414 #define _MSC_ADDRB_ADDRB_DEFAULT 0x00000000UL /**< Mode… macro
2415 #define MSC_ADDRB_ADDRB_DEFAULT (_MSC_ADDRB_ADDRB_DEFAULT << 0) /**< Shif…

1234