Home
last modified time | relevance | path

Searched refs:_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (Results 1 – 25 of 64) sorted by relevance

123

/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_emu.h1462 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
1468 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b390f1024gl112.h3538 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
3544 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b390f512gl112.h3538 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
3544 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512il120.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512im64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512iq100.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512iq64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512gq100.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512gq64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512il112.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b110f1024gm64.h4369 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4375 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b110f1024gq64.h4369 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4375 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512gl112.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512gl120.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b530f512gm64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024gq100.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024gq64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024gl112.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024gl120.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024gm64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024il112.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024il120.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024im64.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
Defm32gg12b510f1024iq100.h4377 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
4383 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_emu.h1478 #define _EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 0x00000000UL … macro
1484 #define EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 (_EMU_R5VADCCTRL_AMUXSEL_VBUSDIV10 << …

123