Home
last modified time | relevance | path

Searched refs:_EMU_IFC_TEMP_DEFAULT (Results 1 – 25 of 71) sorted by relevance

123

/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32FG1P/Include/
Defr32fg1p_emu.h552 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
553 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32PG1B/Include/
Defm32pg1b_emu.h552 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
553 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32MG12P/Include/
Defr32mg12p_emu.h636 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
637 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32FG13P/Include/
Defr32fg13p_emu.h631 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
632 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32JG12B/Include/
Defm32jg12b_emu.h636 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
637 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFR32BG13P/Include/
Defr32bg13p_emu.h631 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
632 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32PG12B/Include/
Defm32pg12b_emu.h636 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
637 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_emu.h734 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
735 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b390f1024gl112.h2810 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
2811 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b390f512gl112.h2810 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
2811 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512il120.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512im64.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512iq100.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512iq64.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512gq100.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512gq64.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512il112.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b110f1024gm64.h3641 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3642 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b110f1024gq64.h3641 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3642 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512gl112.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512gl120.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b530f512gm64.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b510f1024gq100.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
Defm32gg12b510f1024gq64.h3649 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
3650 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_emu.h742 #define _EMU_IFC_TEMP_DEFAULT 0x00000000UL … macro
743 #define EMU_IFC_TEMP_DEFAULT (_EMU_IFC_TEMP_DEFAULT << 29) …

123