Home
last modified time | relevance | path

Searched refs:_EMU_IFC_R5VVSINT_DEFAULT (Results 1 – 25 of 64) sorted by relevance

123

/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_emu.h719 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
720 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b390f1024gl112.h2795 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
2796 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b390f512gl112.h2795 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
2796 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512il120.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512im64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512iq100.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512iq64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512gq100.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512gq64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512il112.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b110f1024gm64.h3626 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3627 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b110f1024gq64.h3626 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3627 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512gl112.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512gl120.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b530f512gm64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024gq100.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024gq64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024gl112.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024gl120.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024gm64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024il112.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024il120.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024im64.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
Defm32gg12b510f1024iq100.h3634 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
3635 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_emu.h727 #define _EMU_IFC_R5VVSINT_DEFAULT 0x00000000UL … macro
728 #define EMU_IFC_R5VVSINT_DEFAULT (_EMU_IFC_R5VVSINT_DEFAULT << 23) …

123