Home
last modified time | relevance | path

Searched refs:_CMU_LFAPRESC0_RTC_DIV4096 (Results 1 – 25 of 132) sorted by relevance

123456

/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32HG/Include/
Defm32hg_cmu.h1052 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1068 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
Defm32hg210f32.h1369 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1385 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
Defm32hg210f64.h1369 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1385 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
Defm32hg222f32.h1369 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1385 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
Defm32hg222f64.h1369 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1385 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
Defm32hg110f32.h1369 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1385 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
Defm32hg110f64.h1369 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mode DI… macro
1385 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 0) /**< Shifted…
/hal_silabs-latest/gecko/Device/SiliconLabs/EFM32WG/Include/
Defm32wg_cmu.h1046 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1062 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg380f128.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg380f256.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg380f64.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg390f128.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg390f256.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg390f64.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg395f128.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg395f256.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg395f64.h1442 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1458 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg280f128.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg280f256.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg280f64.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg290f128.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg290f256.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg290f64.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg295f128.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…
Defm32wg295f256.h1477 #define _CMU_LFAPRESC0_RTC_DIV4096 0x0000000CUL /**< Mo… macro
1493 #define CMU_LFAPRESC0_RTC_DIV4096 (_CMU_LFAPRESC0_RTC_DIV4096 << 4) /**< Sh…

123456