Home
last modified time | relevance | path

Searched refs:_EMU_BUCTRL_PWRRES_RES0 (Results 1 – 25 of 64) sorted by relevance

123

/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_emu.h1383 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
1388 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b390f1024gl112.h3459 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
3464 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b390f512gl112.h3459 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
3464 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512il120.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512im64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512iq100.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512iq64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512gm64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512gq100.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512gq64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512il112.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b110f1024gm64.h4290 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4295 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024gl112.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024gl120.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024gm64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024gq100.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024gq64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024il112.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024il120.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024im64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024iq100.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b510f1024iq64.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512gl112.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
Defm32gg12b530f512gl120.h4298 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
4303 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …
/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_emu.h1399 #define _EMU_BUCTRL_PWRRES_RES0 0x00000000UL … macro
1404 #define EMU_BUCTRL_PWRRES_RES0 (_EMU_BUCTRL_PWRRES_RES0 << 12) …

123