Home
last modified time | relevance | path

Searched refs:_DMA_IFS_CH5DONE_DEFAULT (Results 1 – 25 of 35) sorted by relevance

12

/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFM32HG/Include/
Defm32hg_dma.h714 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
715 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
Defm32hg321f32.h1074 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1075 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
Defm32hg321f64.h1074 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1075 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
Defm32hg108f32.h1120 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1121 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
Defm32hg108f64.h1120 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1121 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
Defm32hg308f32.h1132 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1133 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
Defm32hg308f64.h1132 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1133 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifte…
/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFM32WG/Include/
Defm32wg_dma.h1172 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1173 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg360f128.h1609 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1610 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg360f256.h1609 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1610 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg360f64.h1609 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1610 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg940f128.h1702 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1703 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg940f256.h1702 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1703 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg940f64.h1702 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1703 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg942f128.h1702 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1703 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg942f256.h1702 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1703 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg942f64.h1702 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1703 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg232f256.h1684 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1685 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg232f64.h1684 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1685 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg330f128.h1697 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1698 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg330f256.h1697 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1698 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg330f64.h1697 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1698 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg332f128.h1697 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1698 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg332f256.h1697 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1698 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…
Defm32wg332f64.h1697 #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode… macro
1698 #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shif…

12