/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFR32BG22/Include/ |
D | efr32bg22c222f352gm40.h | 564 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 884 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c222f352gn32.h | 550 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 870 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c224f512gm32.h | 550 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 870 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c224f512gm40.h | 564 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 884 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c224f512gn32.h | 550 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 870 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c224f512im32.h | 550 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 870 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c224f512im40.h | 564 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 884 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c112f352gm32.h | 548 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 868 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c112f352gm40.h | 562 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 882 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
D | efr32bg22c222f352gm32.h | 550 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 870 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_…
|
/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFR32MG21/Include/ |
D | efr32mg21a010f1024im32.h | 532 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 852 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21a010f512im32.h | 532 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 852 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21a010f768im32.h | 532 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 852 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21a020f1024im32.h | 534 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 854 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21a020f512im32.h | 534 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 854 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21a020f768im32.h | 534 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 854 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21b010f1024im32.h | 532 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 852 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21b010f512im32.h | 532 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 852 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21b010f768im32.h | 532 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 852 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21b020f1024im32.h | 534 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 854 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21b020f512im32.h | 534 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 854 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | efr32mg21b020f768im32.h | 534 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 854 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
D | rm21z000f1024im32.h | 530 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 850 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base p…
|
/hal_silabs-3.6.0/gecko/Device/SiliconLabs/EFR32BG27/Include/ |
D | efr32bg27c140f768im32.h | 609 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 936 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base poin…
|
D | efr32bg27c140f768im40.h | 625 #define SMU_NS_BASE (0x54008000UL) /* SMU_NS base address */ macro 952 #define SMU_NS ((SMU_TypeDef *) SMU_NS_BASE) /**< SMU_NS base poin…
|