Home
last modified time | relevance | path

Searched refs:_EMU_IFC_VMONAVDDRISE_DEFAULT (Results 1 – 25 of 71) sorted by relevance

123

/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFR32FG1P/Include/
Defr32fg1p_emu.h477 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
478 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32PG1B/Include/
Defm32pg1b_emu.h477 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
478 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32PG12B/Include/
Defm32pg12b_emu.h556 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
557 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32JG12B/Include/
Defm32jg12b_emu.h556 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
557 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFR32BG13P/Include/
Defr32bg13p_emu.h551 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
552 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFR32MG12P/Include/
Defr32mg12p_emu.h556 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
557 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFR32FG13P/Include/
Defr32fg13p_emu.h551 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
552 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32GG12B/Include/
Defm32gg12b_emu.h629 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
630 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b390f1024gl112.h2705 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
2706 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b390f512gl112.h2705 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
2706 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b110f1024iq64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b510f1024gl120.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b510f1024gm64.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b510f1024gl112.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b530f512im64.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b530f512iq64.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b130f512gm64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b130f512gq64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b130f512im64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b130f512iq64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b530f512iq100.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b110f1024gm64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b110f1024gq64.h3536 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3537 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
Defm32gg12b510f1024iq100.h3544 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
3545 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32GG11B/Include/
Defm32gg11b_emu.h637 #define _EMU_IFC_VMONAVDDRISE_DEFAULT 0x00000000UL … macro
638 #define EMU_IFC_VMONAVDDRISE_DEFAULT (_EMU_IFC_VMONAVDDRISE_DEFAULT << 1) …

123