Home
last modified time | relevance | path

Searched refs:_DMA_IFS_CH0DONE_DEFAULT (Results 1 – 25 of 35) sorted by relevance

12

/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32HG/Include/
Defm32hg_dma.h689 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
690 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
Defm32hg321f32.h1049 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1050 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
Defm32hg321f64.h1049 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1050 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
Defm32hg108f32.h1095 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1096 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
Defm32hg108f64.h1095 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1096 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
Defm32hg308f32.h1107 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1108 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
Defm32hg308f64.h1107 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1108 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifte…
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32WG/Include/
Defm32wg_dma.h1147 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1148 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg360f128.h1584 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1585 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg360f256.h1584 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1585 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg360f64.h1584 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1585 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg842f128.h1664 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1665 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg840f256.h1664 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1665 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg840f64.h1664 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1665 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg842f256.h1664 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1665 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg330f256.h1672 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1673 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg330f64.h1672 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1673 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg332f128.h1672 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1673 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg332f256.h1672 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1673 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg332f64.h1672 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1673 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg840f128.h1664 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1665 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg940f128.h1677 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1678 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg940f256.h1677 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1678 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg942f128.h1677 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1678 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…
Defm32wg942f256.h1677 #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode… macro
1678 #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shif…

12