Home
last modified time | relevance | path

Searched refs:_DMA_IFC_CH4DONE_DEFAULT (Results 1 – 25 of 35) sorted by relevance

12

/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32HG/Include/
Defm32hg_dma.h748 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
749 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
Defm32hg321f32.h1108 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1109 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
Defm32hg321f64.h1108 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1109 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
Defm32hg108f32.h1154 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1155 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
Defm32hg108f64.h1154 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1155 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
Defm32hg308f32.h1166 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1167 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
Defm32hg308f64.h1166 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode D… macro
1167 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifte…
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32WG/Include/
Defm32wg_dma.h1236 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1237 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg360f128.h1673 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1674 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg360f256.h1673 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1674 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg360f64.h1673 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1674 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg842f128.h1753 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1754 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg840f256.h1753 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1754 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg840f64.h1753 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1754 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg842f256.h1753 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1754 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg330f256.h1761 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1762 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg330f64.h1761 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1762 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg332f128.h1761 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1762 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg332f256.h1761 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1762 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg332f64.h1761 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1762 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg840f128.h1753 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1754 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg940f128.h1766 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1767 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg940f256.h1766 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1767 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg942f128.h1766 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1767 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…
Defm32wg942f256.h1766 #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode… macro
1767 #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shif…

12