Home
last modified time | relevance | path

Searched refs:_DMA_CHALTS_CH5ALTS_DEFAULT (Results 1 – 25 of 35) sorted by relevance

12

/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32HG/Include/
Defm32hg_dma.h462 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
463 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
Defm32hg321f32.h822 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
823 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
Defm32hg321f64.h822 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
823 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
Defm32hg108f32.h868 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
869 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
Defm32hg108f64.h868 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
869 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
Defm32hg308f32.h880 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
881 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
Defm32hg308f64.h880 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mod… macro
881 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shi…
/hal_silabs-3.5.0/gecko/Device/SiliconLabs/EFM32WG/Include/
Defm32wg_dma.h710 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
711 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg360f128.h1147 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1148 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg360f256.h1147 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1148 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg360f64.h1147 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1148 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg842f128.h1227 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1228 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg840f256.h1227 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1228 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg840f64.h1227 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1228 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg842f256.h1227 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1228 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg330f256.h1235 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1236 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg330f64.h1235 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1236 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg332f128.h1235 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1236 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg332f256.h1235 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1236 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg332f64.h1235 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1236 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg840f128.h1227 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1228 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg940f128.h1240 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1241 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg940f256.h1240 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1241 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg942f128.h1240 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1241 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…
Defm32wg942f256.h1240 #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< M… macro
1241 #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< S…

12