Home
last modified time | relevance | path

Searched refs:VREF_SC_VREFST_MASK (Results 1 – 2 of 2) sorted by relevance

/hal_openisa-latest/vega_sdk_riscv/devices/RV32M1/
DRV32M1_ri5cy.h22982 #define VREF_SC_VREFST_MASK (0x4U) macro
22988 … (((uint8_t)(((uint8_t)(x)) << VREF_SC_VREFST_SHIFT)) & VREF_SC_VREFST_MASK)
DRV32M1_zero_riscy.h23810 #define VREF_SC_VREFST_MASK (0x4U) macro
23816 … (((uint8_t)(((uint8_t)(x)) << VREF_SC_VREFST_SHIFT)) & VREF_SC_VREFST_MASK)