Home
last modified time | relevance | path

Searched refs:LPIT_CLRTEN_CLR_T_EN_3_MASK (Results 1 – 2 of 2) sorted by relevance

/hal_openisa-latest/vega_sdk_riscv/devices/RV32M1/
DRV32M1_ri5cy.h11396 #define LPIT_CLRTEN_CLR_T_EN_3_MASK (0x8U) macro
11402 … (((uint32_t)(((uint32_t)(x)) << LPIT_CLRTEN_CLR_T_EN_3_SHIFT)) & LPIT_CLRTEN_CLR_T_EN_3_MASK)
DRV32M1_zero_riscy.h11540 #define LPIT_CLRTEN_CLR_T_EN_3_MASK (0x8U) macro
11546 … (((uint32_t)(((uint32_t)(x)) << LPIT_CLRTEN_CLR_T_EN_3_SHIFT)) & LPIT_CLRTEN_CLR_T_EN_3_MASK)