Home
last modified time | relevance | path

Searched refs:XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (Results 1 – 12 of 12) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1011/
DMIMXRT1011.h35867 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
35869 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1015/
DMIMXRT1015.h38957 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
38959 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1024/
DMIMXRT1024.h46031 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
46033 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1021/
DMIMXRT1021.h46052 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
46054 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1051/
DMIMXRT1051.h48150 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
48152 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/
DMIMXRT1041.h49119 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
49121 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1052/
DMIMXRT1052.h52416 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
52418 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/
DMIMXRT1042.h52529 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
52531 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/
DMIMXRT1061.h50510 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
50512 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/
DMIMXRT1064.h54640 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
54642 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/
DMIMXRT1062.h54704 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK (0x8U) macro
54706 …int32_t)(x)) << XTALOSC24M_OSC_CONFIG0_CLR_INVERT_SHIFT)) & XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK)
/hal_nxp-latest/imx/devices/MCIMX6X/
DMCIMX6X_M4.h40111 #define XTALOSC24M_OSC_CONFIG0_CLR_INVERT_MASK 0x8u macro