Home
last modified time | relevance | path

Searched refs:XSPI_FRAD0_WORD1_ENDADR_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h65593 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
65596 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT735S_cm33_core1.h65662 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
65665 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT735S_ezhv.h94735 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
94738 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT735S_cm33_core0.h90109 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
90112 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h68885 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
68888 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT758S_hifi1.h68814 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
68817 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT758S_cm33_core0.h93334 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
93337 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT758S_ezhv.h98507 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
98510 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h68814 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
68817 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT798S_cm33_core1.h68885 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
68888 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT798S_hifi4.h93233 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
93236 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT798S_cm33_core0.h93334 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
93337 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)
DMIMXRT798S_ezhv.h98531 #define XSPI_FRAD0_WORD1_ENDADR_MASK (0xFFFF0000U) macro
98534 … (((uint32_t)(((uint32_t)(x)) << XSPI_FRAD0_WORD1_ENDADR_SHIFT)) & XSPI_FRAD0_WORD1_ENDADR_MASK)