Home
last modified time | relevance | path

Searched refs:XRDC_DERR_W1_0_EATR_MASK (Results 1 – 11 of 11) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD7/
DMIMX8UD7_dsp1.h142287 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
142299 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
DMIMX8UD7_dsp0.h142153 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
142165 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
DMIMX8UD7_cm33.h144496 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
144508 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD3/
DMIMX8UD3_cm33.h144496 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
144508 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
DMIMX8UD3_dsp0.h142153 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
142165 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD5/
DMIMX8UD5_cm33.h142888 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
142900 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
DMIMX8UD5_dsp0.h140566 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
140578 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US5/
DMIMX8US5_dsp0.h140566 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
140578 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
DMIMX8US5_cm33.h142888 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
142900 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US3/
DMIMX8US3_dsp0.h142153 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
142165 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)
DMIMX8US3_cm33.h144496 #define XRDC_DERR_W1_0_EATR_MASK (0x700U) macro
144508 … (((uint32_t)(((uint32_t)(x)) << XRDC_DERR_W1_0_EATR_SHIFT)) & XRDC_DERR_W1_0_EATR_MASK)