Home
last modified time | relevance | path

Searched refs:XRDC2_MSC_MSAC_W1_VLD_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/drivers/xrdc2/
Dfsl_xrdc2.c233 w1 |= XRDC2_MSC_MSAC_W1_VLD_MASK; in XRDC2_SetMemSlotAccessConfig()
252 base->MSCI_MSAC_WK[(uint32_t)memSlot].MSC_MSAC_W1 = (reg | XRDC2_MSC_MSAC_W1_VLD_MASK); in XRDC2_SetMemSlotAccessValid()
256 base->MSCI_MSAC_WK[(uint32_t)memSlot].MSC_MSAC_W1 = (reg & ~XRDC2_MSC_MSAC_W1_VLD_MASK); in XRDC2_SetMemSlotAccessValid()
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1175/
DMIMXRT1175_cm4.h84065 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
84071 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
DMIMXRT1175_cm7.h83163 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
83169 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1165/
DMIMXRT1165_cm7.h82661 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
82667 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
DMIMXRT1165_cm4.h83563 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
83569 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1171/
DMIMXRT1171.h83163 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
83169 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1166/
DMIMXRT1166_cm4.h89026 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
89032 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
DMIMXRT1166_cm7.h88124 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
88130 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1173/
DMIMXRT1173_cm4.h89525 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
89531 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
DMIMXRT1173_cm7.h88623 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
88629 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1172/
DMIMXRT1172.h88626 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
88632 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h99293 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
99299 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)
DMIMXRT1176_cm4.h100195 #define XRDC2_MSC_MSAC_W1_VLD_MASK (0x80000000U) macro
100201 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_VLD_SHIFT)) & XRDC2_MSC_MSAC_W1_VLD_MASK)