Home
last modified time | relevance | path

Searched refs:XRDC2_MSC_MSAC_W1_D10ACP_MASK (Results 1 – 12 of 12) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1175/
DMIMXRT1175_cm4.h84015 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
84018 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
DMIMXRT1175_cm7.h83113 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
83116 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1165/
DMIMXRT1165_cm7.h82611 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
82614 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
DMIMXRT1165_cm4.h83513 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
83516 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1171/
DMIMXRT1171.h83113 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
83116 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1166/
DMIMXRT1166_cm4.h88976 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
88979 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
DMIMXRT1166_cm7.h88074 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
88077 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1173/
DMIMXRT1173_cm4.h89475 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
89478 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
DMIMXRT1173_cm7.h88573 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
88576 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1172/
DMIMXRT1172.h88576 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
88579 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h99243 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
99246 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)
DMIMXRT1176_cm4.h100145 #define XRDC2_MSC_MSAC_W1_D10ACP_MASK (0x1C0U) macro
100148 … (((uint32_t)(((uint32_t)(x)) << XRDC2_MSC_MSAC_W1_D10ACP_SHIFT)) & XRDC2_MSC_MSAC_W1_D10ACP_MASK)