| /hal_nxp-latest/mcux/mcux-sdk/drivers/vref_1/ |
| D | fsl_vref.c | 230 while ((base->CSR & VREF_CSR_VREFST_MASK) == 0U) in VREF_SetVrefTrimVal() 270 while ((base->CSR & VREF_CSR_VREFST_MASK) == 0U) in VREF_SetTrim21Val()
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/ |
| D | LPC5536.h | 50194 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 50200 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/ |
| D | LPC5534.h | 50194 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 50200 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716A/ |
| D | MCXW716A.h | 43657 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 43663 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/ |
| D | LPC55S36.h | 59899 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 59905 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716C/ |
| D | MCXW716C.h | 45826 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 45832 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/ |
| D | MCXN236.h | 68442 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 68448 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/ |
| D | MCXN235.h | 68400 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 68406 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXW727C/ |
| D | MCXW727C_cm33_core0.h | 50811 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 50817 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MCXW727C_cm33_core1.h | 56613 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 56619 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/ |
| D | MCXN546_cm33_core0.h | 89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MCXN546_cm33_core1.h | 89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/ |
| D | MCXN547_cm33_core0.h | 89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MCXN547_cm33_core1.h | 89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/ |
| D | MCXN947_cm33_core1.h | 91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MCXN947_cm33_core0.h | 91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/ |
| D | MCXN946_cm33_core0.h | 91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MCXN946_cm33_core1.h | 91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1182/ |
| D | MIMXRT1182.h | 125802 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 125808 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1181/ |
| D | MIMXRT1181.h | 121953 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 121959 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1187/ |
| D | MIMXRT1187_cm33.h | 131395 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 131401 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MIMXRT1187_cm7.h | 128591 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 128597 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1189/ |
| D | MIMXRT1189_cm33.h | 135243 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 135249 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|
| D | MIMXRT1189_cm7.h | 132420 #define VREF_CSR_VREFST_MASK (0x80000000U) macro 132426 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
|