Home
last modified time | relevance | path

Searched refs:VREF_CSR_VREFST_MASK (Results 1 – 24 of 24) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/drivers/vref_1/
Dfsl_vref.c230 while ((base->CSR & VREF_CSR_VREFST_MASK) == 0U) in VREF_SetVrefTrimVal()
270 while ((base->CSR & VREF_CSR_VREFST_MASK) == 0U) in VREF_SetTrim21Val()
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h50194 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
50200 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h50194 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
50200 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716A/
DMCXW716A.h43657 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
43663 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h59899 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
59905 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716C/
DMCXW716C.h45826 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
45832 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h68442 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
68448 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h68400 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
68406 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW727C/
DMCXW727C_cm33_core0.h50811 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
50817 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMCXW727C_cm33_core1.h56613 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
56619 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMCXN546_cm33_core1.h89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMCXN547_cm33_core1.h89128 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
89134 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMCXN947_cm33_core0.h91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMCXN946_cm33_core1.h91794 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
91800 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1182/
DMIMXRT1182.h125802 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
125808 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1181/
DMIMXRT1181.h121953 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
121959 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1187/
DMIMXRT1187_cm33.h131395 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
131401 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMIMXRT1187_cm7.h128591 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
128597 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1189/
DMIMXRT1189_cm33.h135243 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
135249 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)
DMIMXRT1189_cm7.h132420 #define VREF_CSR_VREFST_MASK (0x80000000U) macro
132426 … (((uint32_t)(((uint32_t)(x)) << VREF_CSR_VREFST_SHIFT)) & VREF_CSR_VREFST_MASK)