Home
last modified time | relevance | path

Searched refs:VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (Results 1 – 6 of 6) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML6/
DMIMX8ML6_cm7.h115903 #define VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (0xF00000U) macro
115905 …int32_t)(x)) << VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_SHIFT)) & VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML4/
DMIMX8ML4_cm7.h115903 #define VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (0xF00000U) macro
115905 …int32_t)(x)) << VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_SHIFT)) & VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML3/
DMIMX8ML3_cm7.h115903 #define VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (0xF00000U) macro
115905 …int32_t)(x)) << VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_SHIFT)) & VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML8/
DMIMX8ML8_dsp.h111071 #define VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (0xF00000U) macro
111073 …int32_t)(x)) << VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_SHIFT)) & VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK)
DMIMX8ML8_cm7.h115903 #define VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (0xF00000U) macro
115905 …int32_t)(x)) << VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_SHIFT)) & VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK)
DMIMX8ML8_ca53.h115936 #define VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK (0xF00000U) macro
115938 …int32_t)(x)) << VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_SHIFT)) & VPU_HEVC_SWREG38_SW_ENC_LUMOFFSET_MASK)