Home
last modified time | relevance | path

Searched refs:VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (Results 1 – 6 of 6) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML6/
DMIMX8ML6_cm7.h117625 #define VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (0x10U) macro
117631 …<< VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_SHIFT)) & VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MAS…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML4/
DMIMX8ML4_cm7.h117625 #define VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (0x10U) macro
117631 …<< VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_SHIFT)) & VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MAS…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML3/
DMIMX8ML3_cm7.h117625 #define VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (0x10U) macro
117631 …<< VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_SHIFT)) & VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MAS…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML8/
DMIMX8ML8_dsp.h112793 #define VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (0x10U) macro
112799 …<< VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_SHIFT)) & VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MAS…
DMIMX8ML8_cm7.h117625 #define VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (0x10U) macro
117631 …<< VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_SHIFT)) & VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MAS…
DMIMX8ML8_ca53.h117658 #define VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MASK (0x10U) macro
117664 …<< VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_SHIFT)) & VPU_HEVC_SWREG226_SW_ENC_HWINLOOPDSRATIO_MAS…