/hal_nxp-latest/s32/drivers/s32ze/BaseNXP/header/ |
D | S32Z2_USDHC.h | 707 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 710 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L3A60/ |
D | K32L3A60_cm4.h | 24001 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 24007 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
D | K32L3A60_cm0plus.h | 24111 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 24117 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/ |
D | MIMXRT685S_dsp.h | 32720 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 32726 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
D | MIMXRT685S_cm33.h | 43676 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 43682 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U3/ |
D | MCIMX7U3_cm4.h | 40063 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 40069 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U5/ |
D | MCIMX7U5_cm4.h | 40064 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 40070 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/ |
D | MIMXRT633S.h | 43676 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 43682 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/ |
D | MIMXRT595S_dsp.h | 48377 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 48383 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1021/ |
D | MIMXRT1021.h | 42788 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 42794 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1024/ |
D | MIMXRT1024.h | 42767 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 42773 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/ |
D | MIMXRT1041.h | 45851 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 45857 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1051/ |
D | MIMXRT1051.h | 44875 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 44881 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/ |
D | MIMXRT533S.h | 57795 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 57801 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/ |
D | MIMXRT1042.h | 49261 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 49267 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1052/ |
D | MIMXRT1052.h | 49141 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 49147 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/ |
D | MIMXRT1061.h | 47242 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 47248 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN1/ |
D | MIMX8MN1_cm7.h | 54117 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 54123 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN2/ |
D | MIMX8MN2_cm7.h | 54115 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 54121 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN6/ |
D | MIMX8MN6_cm7.h | 54115 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 54121 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
D | MIMX8MN6_ca53.h | 54128 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 54134 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/ |
D | MIMXRT1062.h | 51436 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 51442 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/ |
D | MIMXRT1064.h | 51372 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 51378 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/ |
D | MIMXRT555S.h | 59421 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 59427 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN3/ |
D | MIMX8MN3_cm7.h | 54117 #define USDHC_INT_STATUS_EN_DCESEN_MASK (0x200000U) macro 54123 …(uint32_t)(((uint32_t)(x)) << USDHC_INT_STATUS_EN_DCESEN_SHIFT)) & USDHC_INT_STATUS_EN_DCESEN_MASK)
|