Home
last modified time | relevance | path

Searched refs:TSI_GENCS_ESOR_MASK (Results 1 – 25 of 35) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/drivers/tsi/tsi_v4/
Dfsl_tsi_v4.c226 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_EnableInterrupts()
230 regValue |= TSI_GENCS_ESOR_MASK; in TSI_EnableInterrupts()
255 regValue |= TSI_GENCS_ESOR_MASK; in TSI_DisableInterrupts()
259 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_DisableInterrupts()
/hal_nxp-latest/mcux/mcux-sdk/drivers/tsi/
Dfsl_tsi_v4.c226 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_EnableInterrupts()
230 regValue |= TSI_GENCS_ESOR_MASK; in TSI_EnableInterrupts()
255 regValue |= TSI_GENCS_ESOR_MASK; in TSI_DisableInterrupts()
259 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_DisableInterrupts()
Dfsl_tsi_v5.c392 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_EnableInterrupts()
396 regValue |= TSI_GENCS_ESOR_MASK; in TSI_EnableInterrupts()
421 regValue |= TSI_GENCS_ESOR_MASK; in TSI_DisableInterrupts()
425 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_DisableInterrupts()
/hal_nxp-latest/mcux/mcux-sdk/drivers/tsi/tsi_v5/
Dfsl_tsi_v5.c399 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_EnableInterrupts()
403 regValue |= TSI_GENCS_ESOR_MASK; in TSI_EnableInterrupts()
428 regValue |= TSI_GENCS_ESOR_MASK; in TSI_DisableInterrupts()
432 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_DisableInterrupts()
/hal_nxp-latest/mcux/mcux-sdk/drivers/tsi/tsi_v6/
Dfsl_tsi_v6.c353 if ((bool)(base->GENCS & TSI_GENCS_ESOR_MASK)) in TSI_SelfCapCalibrate()
393 regValue |= TSI_GENCS_ESOR_MASK; in TSI_EnableInterrupts()
419 regValue &= (~TSI_GENCS_ESOR_MASK); in TSI_DisableInterrupts()
/hal_nxp-latest/mcux/mcux-sdk/devices/MKL25Z4/
DMKL25Z4.h4399 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
4401 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h11068 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
11074 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h11905 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
11911 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z7/
DMKE17Z7.h13781 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
13787 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z7/
DMKE13Z7.h13777 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
13783 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z9/
DMKE17Z9.h13750 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
13756 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z7/
DMKE15Z7.h13980 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
13986 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z9/
DMKE13Z9.h13747 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
13753 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L2A41A/
DK32L2A41A.h17886 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
17892 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L2A31A/
DK32L2A31A.h17886 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
17892 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKW31Z4/
DMKW31Z4.h7813 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
7815 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKW30Z4/
DMKW30Z4.h8958 #define TSI_GENCS_ESOR_MASK 0x10000000u macro
8961 …x) (((uint32_t)(((uint32_t)(x))<<TSI_GENCS_ESOR_SHIFT))&TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKW21Z4/
DMKW21Z4.h7742 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
7744 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKW20Z4/
DMKW20Z4.h8958 #define TSI_GENCS_ESOR_MASK 0x10000000u macro
8961 …x) (((uint32_t)(((uint32_t)(x))<<TSI_GENCS_ESOR_SHIFT))&TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKW41Z4/
DMKW41Z4.h7813 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
7815 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKW40Z4/
DMKW40Z4.h8958 #define TSI_GENCS_ESOR_MASK 0x10000000u macro
8961 …x) (((uint32_t)(((uint32_t)(x))<<TSI_GENCS_ESOR_SHIFT))&TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK80F25615/
DMK80F25615.h24958 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
24964 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK82F25615/
DMK82F25615.h25938 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
25944 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK26F18/
DMK26F18.h26953 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
26959 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK65F18/
DMK65F18.h28796 #define TSI_GENCS_ESOR_MASK (0x10000000U) macro
28802 … (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)

12