Home
last modified time | relevance | path

Searched refs:SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h26814 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
26819 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…
DMIMXRT685S_cm33.h36427 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
36432 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h36427 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
36432 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h41263 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
41268 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…
DMIMXRT595S_cm33.h51062 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
51067 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h49435 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
49440 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h51061 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT (4U) macro
51066 …CLR_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ5_SHIFT)…