Searched refs:SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (Results 1 – 7 of 7) sorted by relevance
26805 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro26811 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
36418 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro36424 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
41254 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro41260 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
51053 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro51059 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
49426 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro49432 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
51052 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro51058 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)