Home
last modified time | relevance | path

Searched refs:SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h26805 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
26811 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
DMIMXRT685S_cm33.h36418 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
36424 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h36418 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
36424 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h41254 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
41260 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
DMIMXRT595S_cm33.h51053 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
51059 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h49426 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
49432 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h51052 #define SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK (0x8U) macro
51058 …2_t)(x)) << SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_SHIFT)) & SYSCTL0_STARTEN1_CLR_GPIO_INT0_IRQ4_MASK)