Home
last modified time | relevance | path

Searched refs:SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h25205 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
25211 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)
DMIMXRT685S_cm33.h34818 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
34824 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h34818 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
34824 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h39542 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
39548 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)
DMIMXRT595S_cm33.h49341 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
49347 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h47714 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
47720 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h49340 #define SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK (0x20U) macro
49346 …t32_t)(x)) << SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_SHIFT)) & SYSCTL0_PDRUNCFG2_CLR_SRAM_IF5_APD_MASK)