Home
last modified time | relevance | path

Searched refs:SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h24917 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
24923 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)
DMIMXRT685S_cm33.h34530 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
34536 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h34530 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
34536 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h39182 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
39188 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)
DMIMXRT595S_cm33.h48981 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
48987 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h47354 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
47360 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h48980 #define SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK (0x20000U) macro
48986 …t32_t)(x)) << SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_SHIFT)) & SYSCTL0_PDRUNCFG0_CLR_SYSPLLLDO_PD_MASK)