Home
last modified time | relevance | path

Searched refs:SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h77411 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
77417 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)
DMIMXRT798S_cm33_core0.h77498 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
77504 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)
DMIMXRT798S_ezhv.h81140 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
81146 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h77971 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
77977 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)
DMIMXRT735S_cm33_core0.h74273 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
74279 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h77498 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
77504 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)
DMIMXRT758S_ezhv.h81116 #define SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK (0x200U) macro
81122 …(((uint32_t)(x)) << SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_SHIFT)) & SYSCON0_EDMA1_EN0_PINT0_IRQ1_EN_MASK)