Home
last modified time | relevance | path

Searched refs:SNVS_LPTDCR_OSCB_MASK (Results 1 – 15 of 15) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U3/
DMCIMX7U3_cm4.h33188 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
33194 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U5/
DMCIMX7U5_cm4.h33189 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
33195 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1011/
DMIMXRT1011.h27670 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
27676 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1175/
DMIMXRT1175_cm4.h67999 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
68005 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
DMIMXRT1175_cm7.h67097 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
67103 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1165/
DMIMXRT1165_cm7.h66595 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
66601 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
DMIMXRT1165_cm4.h67497 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
67503 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1171/
DMIMXRT1171.h67097 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
67103 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1166/
DMIMXRT1166_cm4.h72960 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
72966 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
DMIMXRT1166_cm7.h72058 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
72064 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1173/
DMIMXRT1173_cm4.h73459 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
73465 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
DMIMXRT1173_cm7.h72557 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
72563 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1172/
DMIMXRT1172.h72560 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
72566 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h83227 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
83233 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)
DMIMXRT1176_cm4.h84129 #define SNVS_LPTDCR_OSCB_MASK (0x10000000U) macro
84135 … (((uint32_t)(((uint32_t)(x)) << SNVS_LPTDCR_OSCB_SHIFT)) & SNVS_LPTDCR_OSCB_MASK)