Home
last modified time | relevance | path

Searched refs:SNVS_HPCR_RTC_EN_MASK (Results 1 – 25 of 54) sorted by relevance

123

/hal_nxp-latest/mcux/mcux-sdk/drivers/snvs_hp/
Dfsl_snvs_hp.h337 base->HPCR |= SNVS_HPCR_RTC_EN_MASK; in SNVS_HP_RTC_StartTimer()
338 while (0U == (base->HPCR & SNVS_HPCR_RTC_EN_MASK)) in SNVS_HP_RTC_StartTimer()
350 base->HPCR &= ~SNVS_HPCR_RTC_EN_MASK; in SNVS_HP_RTC_StopTimer()
351 while ((base->HPCR & SNVS_HPCR_RTC_EN_MASK) != 0U) in SNVS_HP_RTC_StopTimer()
Dfsl_snvs_hp.c301 base->HPCR &= ~SNVS_HPCR_RTC_EN_MASK; in SNVS_HP_RTC_Deinit()
377 if ((tmp & SNVS_HPCR_RTC_EN_MASK) != 0U) in SNVS_HP_RTC_SetDatetime()
486 if ((tmp & SNVS_HPCR_RTC_EN_MASK) != 0U) in SNVS_HP_RTC_TimeSynchronize()
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U3/
DMCIMX7U3_cm4.h32451 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
32457 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U5/
DMCIMX7U5_cm4.h32452 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
32458 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1011/
DMIMXRT1011.h26813 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
26819 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1015/
DMIMXRT1015.h29415 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
29421 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1024/
DMIMXRT1024.h34694 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
34700 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1021/
DMIMXRT1021.h34715 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
34721 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1051/
DMIMXRT1051.h36265 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
36271 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/
DMIMXRT1041.h37707 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
37713 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1052/
DMIMXRT1052.h40531 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
40537 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/
DMIMXRT1042.h41117 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
41123 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/
DMIMXRT1061.h38591 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
38597 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN5/
DMIMX8MN5_cm7.h47841 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47847 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN2/
DMIMX8MN2_cm7.h47839 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47845 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN4/
DMIMX8MN4_cm7.h47839 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47845 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN3/
DMIMX8MN3_cm7.h47841 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47847 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/
DMIMXRT1064.h42792 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
42798 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN1/
DMIMX8MN1_cm7.h47841 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47847 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN6/
DMIMX8MN6_cm7.h47839 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47845 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
DMIMX8MN6_ca53.h47853 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
47859 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ5/
DMIMX8MQ5_cm4.h49222 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
49228 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/
DMIMXRT1062.h42785 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
42791 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD7/
DMIMX8MD7_cm4.h51395 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
51401 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD6/
DMIMX8MD6_cm4.h51395 #define SNVS_HPCR_RTC_EN_MASK (0x1U) macro
51401 … (((uint32_t)(((uint32_t)(x)) << SNVS_HPCR_RTC_EN_SHIFT)) & SNVS_HPCR_RTC_EN_MASK)

123