Searched refs:SEMC_NANDCR3_CLE_SHIFT (Results 1 – 16 of 16) sorted by relevance
65782 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro65784 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
64880 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro64882 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
64378 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro64380 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
65280 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro65282 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
70743 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro70745 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
69841 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro69843 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
71242 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro71244 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
70340 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro70342 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
70343 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro70345 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
81010 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro81012 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
81912 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro81914 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
74837 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro74839 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
72811 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro72813 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
78685 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro78687 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…
76640 #define SEMC_NANDCR3_CLE_SHIFT (3U) macro76642 …DCR3_CLE(x) (((uint32_t)(((uint32_t)(x)) << SEMC_NANDCR3_CLE_SHIFT)) & SEMC_N…