Home
last modified time | relevance | path

Searched refs:SCT_DMAREQ0_DEV_8_MASK (Results 1 – 25 of 29) sorted by relevance

12

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h38565 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
38568 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h38565 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
38568 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h39636 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
39639 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_cm33.h41263 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
41266 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h44384 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
44387 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT735S_cm33_core1.h44444 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
44447 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT735S_ezhv.h62638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
62641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT735S_cm33_core0.h62322 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
62325 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h41262 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
41265 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h44266 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
44269 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h47667 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
47670 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT758S_hifi1.h47605 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
47608 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT758S_cm33_core0.h65547 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
65550 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h47605 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
47608 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT798S_cm33_core1.h47667 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
47670 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT798S_hifi4.h65462 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
65465 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMIMXRT798S_cm33_core0.h65547 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
65550 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMCXN546_cm33_core1.h66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMCXN547_cm33_core1.h66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMCXN947_cm33_core0.h67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
DMCXN946_cm33_core1.h67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro
67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)

12