| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/ |
| D | LPC5536.h | 38565 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 38568 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/ |
| D | LPC5534.h | 38565 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 38568 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/ |
| D | MIMXRT533S.h | 39636 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 39639 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/ |
| D | MIMXRT595S_cm33.h | 41263 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 41266 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/ |
| D | MIMXRT735S_hifi1.h | 44384 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 44387 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT735S_cm33_core1.h | 44444 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 44447 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT735S_ezhv.h | 62638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 62641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT735S_cm33_core0.h | 62322 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 62325 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/ |
| D | MIMXRT555S.h | 41262 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 41265 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/ |
| D | LPC55S36.h | 44266 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 44269 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/ |
| D | MIMXRT758S_cm33_core1.h | 47667 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 47670 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT758S_hifi1.h | 47605 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 47608 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT758S_cm33_core0.h | 65547 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 65550 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/ |
| D | MIMXRT798S_hifi1.h | 47605 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 47608 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT798S_cm33_core1.h | 47667 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 47670 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT798S_hifi4.h | 65462 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 65465 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MIMXRT798S_cm33_core0.h | 65547 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 65550 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/ |
| D | MCXN546_cm33_core0.h | 66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MCXN546_cm33_core1.h | 66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/ |
| D | MCXN547_cm33_core0.h | 66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MCXN547_cm33_core1.h | 66891 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 66894 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/ |
| D | MCXN947_cm33_core1.h | 67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MCXN947_cm33_core0.h | 67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/ |
| D | MCXN946_cm33_core0.h | 67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|
| D | MCXN946_cm33_core1.h | 67638 #define SCT_DMAREQ0_DEV_8_MASK (0x100U) macro 67641 … (((uint32_t)(((uint32_t)(x)) << SCT_DMAREQ0_DEV_8_SHIFT)) & SCT_DMAREQ0_DEV_8_MASK)
|