Home
last modified time | relevance | path

Searched refs:SCG_VCCR_DIVBUS_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K116_SCG.h196 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
199 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K118_SCG.h196 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
199 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K142W_SCG.h200 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
203 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K142_SCG.h200 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
203 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K146_SCG.h200 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
203 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K144_SCG.h200 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
203 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K148_SCG.h200 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
203 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DS32K144W_SCG.h200 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
203 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
/hal_nxp-latest/s32/drivers/s32k1/Mcu/src/
DClock_Ip_Divider.c550 RegValue &= ~SCG_VCCR_DIVBUS_MASK; in Clock_Ip_SetScgVlprDivbus_TrustedCall()
DClock_Ip_Specific.c855 …ividerConfigurations[DividerConfigIndex].Value = ((IP_SCG->VCCR & SCG_VCCR_DIVBUS_MASK) >> SCG_VCC… in getBusDividerConfig()
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14F16/
DMKE14F16.h15568 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
15588 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE18F16/
DMKE18F16.h16574 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
16594 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16F16/
DMKE16F16.h16568 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
16588 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L3A60/
DK32L3A60_cm4.h17454 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
17474 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
DK32L3A60_cm0plus.h17564 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
17584 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U3/
DMCIMX7U3_cm4.h28545 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
28565 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U5/
DMCIMX7U5_cm4.h28546 #define SCG_VCCR_DIVBUS_MASK (0xF0U) macro
28566 … (((uint32_t)(((uint32_t)(x)) << SCG_VCCR_DIVBUS_SHIFT)) & SCG_VCCR_DIVBUS_MASK)