Home
last modified time | relevance | path

Searched refs:SCG_CSR_DIVBUS_MASK (Results 1 – 20 of 20) sorted by relevance

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K116_SCG.h148 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
151 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K118_SCG.h148 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
151 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K142W_SCG.h152 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
155 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K142_SCG.h152 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
155 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K146_SCG.h152 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
155 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K144_SCG.h152 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
155 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K148_SCG.h152 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
155 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DS32K144W_SCG.h152 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
155 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/s32/drivers/s32k1/Mcu/src/
DClock_Ip_Frequency.c848 …return get_CORE_CLK_Frequency() / (((IP_SCG->CSR & SCG_CSR_DIVBUS_MASK) >> SCG_CSR_DIVBUS_SHIFT) +… in get_BUS_CLK_Frequency()
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14F16/
DMKE14F16.h15400 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
15420 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE18F16/
DMKE18F16.h16406 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
16426 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16F16/
DMKE16F16.h16400 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
16420 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L3A60/
DK32L3A60_cm4.h17242 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
17262 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DK32L3A60_cm0plus.h17352 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
17372 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U3/
DMCIMX7U3_cm4.h28333 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
28353 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U5/
DMCIMX7U5_cm4.h28334 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
28354 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716A/
DMCXW716A.h30887 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
30907 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW716C/
DMCXW716C.h33056 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
33076 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXW727C/
DMCXW727C_cm33_core0.h37843 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
37863 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)
DMCXW727C_cm33_core1.h43033 #define SCG_CSR_DIVBUS_MASK (0xF0U) macro
43053 … (((uint32_t)(((uint32_t)(x)) << SCG_CSR_DIVBUS_SHIFT)) & SCG_CSR_DIVBUS_MASK)