Home
last modified time | relevance | path

Searched refs:SCG_APLL_OVRD_APLL_OVRD_EN_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h53457 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
53463 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h53415 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
53421 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h65000 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65006 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
DMCXN546_cm33_core1.h65000 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65006 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h65000 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65006 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
DMCXN547_cm33_core1.h65000 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65006 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h65747 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65753 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
DMCXN947_cm33_core0.h65747 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65753 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h65747 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65753 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)
DMCXN946_cm33_core1.h65747 #define SCG_APLL_OVRD_APLL_OVRD_EN_MASK (0x80000000U) macro
65753 …(uint32_t)(((uint32_t)(x)) << SCG_APLL_OVRD_APLL_OVRD_EN_SHIFT)) & SCG_APLL_OVRD_APLL_OVRD_EN_MASK)