Home
last modified time | relevance | path

Searched refs:SCB_VTOR_TBLOFF_Pos (Results 1 – 16 of 16) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/CMSIS/Include/
Dcore_cm3.h451 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
452 #define SCB_VTOR_TBLOFF_Msk (0x3FFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
454 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
455 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_sc000.h407 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
408 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm0plus.h418 #define SCB_VTOR_TBLOFF_Pos 8U /*!< SCB … macro
419 #define SCB_VTOR_TBLOFF_Msk (0xFFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_armv8mbl.h456 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
457 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_sc300.h452 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
453 #define SCB_VTOR_TBLOFF_Msk (0x3FFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm23.h456 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
457 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm4.h513 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
514 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_armv8mml.h600 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
601 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm35p.h600 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
601 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm7.h557 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
558 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm33.h600 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
601 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_armv81mml.h609 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
610 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
/hal_nxp-latest/mcux/mcux-sdk/CMSIS/Core/Include/
Dcore_cm0plus.h418 #define SCB_VTOR_TBLOFF_Pos 8U /*!< SCB … macro
419 #define SCB_VTOR_TBLOFF_Msk (0xFFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm4.h518 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
519 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm7.h563 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
564 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …
Dcore_cm33.h608 #define SCB_VTOR_TBLOFF_Pos 7U /*!< SCB … macro
609 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB …