Home
last modified time | relevance | path

Searched refs:RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (Results 1 – 9 of 9) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h41199 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
41205 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
DMIMXRT735S_cm33_core1.h41259 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
41265 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
DMIMXRT735S_ezhv.h59548 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
59554 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h44482 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
44488 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
DMIMXRT758S_hifi1.h44420 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
44426 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
DMIMXRT758S_ezhv.h62693 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
62699 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h44420 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
44426 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
DMIMXRT798S_cm33_core1.h44482 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
44488 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)
DMIMXRT798S_ezhv.h62717 #define RSTCTL1_PRSTCTL0_CLR_PVT1_MASK (0x10000000U) macro
62723 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_PVT1_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_PVT1_MASK)