Home
last modified time | relevance | path

Searched refs:RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (Results 1 – 9 of 9) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h41095 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
41101 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
DMIMXRT735S_cm33_core1.h41155 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
41161 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
DMIMXRT735S_ezhv.h59444 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
59450 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h44378 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
44384 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
DMIMXRT758S_hifi1.h44316 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
44322 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
DMIMXRT758S_ezhv.h62589 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
62595 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h44316 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
44322 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
DMIMXRT798S_cm33_core1.h44378 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
44384 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)
DMIMXRT798S_ezhv.h62613 #define RSTCTL1_PRSTCTL0_CLR_I3C2_MASK (0x800U) macro
62619 …(((uint32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_I3C2_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_I3C2_MASK)