Home
last modified time | relevance | path

Searched refs:RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (Results 1 – 9 of 9) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h41127 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
41133 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
DMIMXRT735S_cm33_core1.h41187 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
41193 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
DMIMXRT735S_ezhv.h59476 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
59482 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h44410 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
44416 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
DMIMXRT758S_hifi1.h44348 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
44354 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
DMIMXRT758S_ezhv.h62621 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
62627 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h44348 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
44354 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
DMIMXRT798S_cm33_core1.h44410 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
44416 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)
DMIMXRT798S_ezhv.h62645 #define RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK (0x8000U) macro
62651 …int32_t)(((uint32_t)(x)) << RSTCTL1_PRSTCTL0_CLR_GPIO10_SHIFT)) & RSTCTL1_PRSTCTL0_CLR_GPIO10_MASK)