Home
last modified time | relevance | path

Searched refs:RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h62154 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
62160 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)
DMIMXRT798S_cm33_core0.h62239 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
62245 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)
DMIMXRT798S_ezhv.h62044 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
62050 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h58875 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
58881 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)
DMIMXRT735S_cm33_core0.h59014 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
59020 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h62239 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
62245 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)
DMIMXRT758S_ezhv.h62020 #define RSTCTL0_PRSTCTL4_CLR_PINT0_MASK (0x20U) macro
62026 …(uint32_t)(((uint32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_PINT0_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_PINT0_MASK)