Home
last modified time | relevance | path

Searched refs:RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h62186 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
62192 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)
DMIMXRT798S_cm33_core0.h62271 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
62277 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)
DMIMXRT798S_ezhv.h62076 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
62082 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h58907 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
58913 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)
DMIMXRT735S_cm33_core0.h59046 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
59052 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h62271 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
62277 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)
DMIMXRT758S_ezhv.h62052 #define RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK (0x800U) macro
62058 …int32_t)(x)) << RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_SHIFT)) & RSTCTL0_PRSTCTL4_CLR_CMX_PERFMON1_MASK)