Home
last modified time | relevance | path

Searched refs:QuadSPI_BUF3CR_ALLMST_MASK (Results 1 – 17 of 17) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/drivers/qspi/
Dfsl_qspi.c152 base->BUF3CR |= QuadSPI_BUF3CR_ALLMST_MASK; in QSPI_Init()
156 base->BUF3CR &= ~QuadSPI_BUF3CR_ALLMST_MASK; in QSPI_Init()
/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K148_QUADSPI.h324 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
327 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/s32/drivers/s32k3/BaseNXP/header/
DS32K344_QUADSPI.h264 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
267 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/s32/drivers/s32ze/BaseNXP/header/
DS32Z2_QUADSPI.h380 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
383 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK80F25615/
DMK80F25615.h18446 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
18448 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK82F25615/
DMK82F25615.h19419 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
19421 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK28FA15/
DMK28FA15.h17978 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
17980 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK27FA15/
DMK27FA15.h17976 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
17978 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U3/
DMCIMX7U3_cm4.h27447 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
27449 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCIMX7U5/
DMCIMX7U5_cm4.h27448 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
27450 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ5/
DMIMX8MQ5_cm4.h44208 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
44210 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD7/
DMIMX8MD7_cm4.h46381 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
46383 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD6/
DMIMX8MD6_cm4.h46381 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
46383 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ6/
DMIMX8MQ6_cm4.h46381 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
46383 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ7/
DMIMX8MQ7_cm4.h46381 #define QuadSPI_BUF3CR_ALLMST_MASK (0x80000000U) macro
46383 … (((uint32_t)(((uint32_t)(x)) << QuadSPI_BUF3CR_ALLMST_SHIFT)) & QuadSPI_BUF3CR_ALLMST_MASK)
/hal_nxp-latest/imx/devices/MCIMX6X/
DMCIMX6X_M4.h30574 #define QuadSPI_BUF3CR_ALLMST_MASK 0x80000000u macro
/hal_nxp-latest/imx/devices/MCIMX7D/
DMCIMX7D_M4.h37780 #define QuadSPI_BUF3CR_ALLMST_MASK 0x80000000u macro