Home
last modified time | relevance | path

Searched refs:PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (Results 1 – 11 of 11) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD7/
DMIMX8UD7_dsp1.h102905 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
102908 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
DMIMX8UD7_dsp0.h103609 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
103612 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
DMIMX8UD7_cm33.h105288 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
105291 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD3/
DMIMX8UD3_cm33.h105288 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
105291 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
DMIMX8UD3_dsp0.h103609 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
103612 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD5/
DMIMX8UD5_cm33.h103680 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
103683 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
DMIMX8UD5_dsp0.h102022 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
102025 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US5/
DMIMX8US5_dsp0.h102022 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
102025 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
DMIMX8US5_cm33.h103680 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
103683 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US3/
DMIMX8US3_dsp0.h103609 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
103612 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)
DMIMX8US3_cm33.h105288 #define PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK (0x7FC00000U) macro
105291 …int32_t)(x)) << PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_SHIFT)) & PXP_HANDSHAKE_CPU_STORE_CLR_RSVD1_MASK)