Searched refs:PMU_MISC2_SET_REG1_BO_OFFSET_MASK (Results 1 – 12 of 12) sorted by relevance
24291 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro24297 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
26901 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro26907 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
30944 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro30950 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
30965 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro30971 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
32318 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro32324 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
33707 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro33713 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
35025 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro35031 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
35558 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro35564 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
34457 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro34463 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
37099 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro37105 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
37092 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK (0x700U) macro37098 …t32_t)(((uint32_t)(x)) << PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT)) & PMU_MISC2_SET_REG1_BO_OFFSET_MASK)
28918 #define PMU_MISC2_SET_REG1_BO_OFFSET_MASK 0x700u macro28920 …(uint32_t)(((uint32_t)(x))<<PMU_MISC2_SET_REG1_BO_OFFSET_SHIFT))&PMU_MISC2_SET_REG1_BO_OFFSET_MASK)